PLL Ou Phase Locked Loop

download PLL Ou Phase Locked Loop

of 10

Transcript of PLL Ou Phase Locked Loop

  • 8/17/2019 PLL Ou Phase Locked Loop

    1/10

    PLL ou Phase Locked Loop

    Fonte: http://www.sabereletronica.com.br/artigos-2/946-conhea-o-pll

     

    PLL ou Phase Locked Loop o nome de um dos mais importantes circuitos !ue atualmente

    encontramos em aplica"#es eletr$nicas de todos os tipos. % PLL est& para a 're!u(ncia assim comoo ampli'icador operacional ser& para a tens)o. *ual!uer pro'issional de +letr$nica !ue trabalhe com

    circuitos de comunica"#es, instrumenta")o digital, Ps, microcontroladores e microprocessadores

    ou mesmo circuitos de sinais analgicos precisa conhecer o princ0pio de 'uncionamento dos PLLs.

    PLLs ou Phase Locked Loop 1!ue alguns traduem por +lo 3raado em Fase5 s)o encontrados

    em receptores de 7, F7, modems, sintetiadores de 're!u(ncias, tele'ones sem 'io, tele'ones

    celulares, instrumentos digitais e analgicos e numa in'inidade de outras aplica"#es onde

    're!u(ncias este8am presentes. % PLL trabalha com 're!u(ncias do mesmo modo !ue um

    ampli'icador operacional trabalha com tens#es, da0 sua importncia na eletr$nica moderna.

    PLL Básico 

    Para entender como 'unciona um PLL amos analisar seu 'uncionamento por partes,

    come"ando com uma con'igura")o bastante simples !ue mostrada na figura 1.

    http://www.sabereletronica.com.br/artigos-2/946-conhea-o-pllhttp://www.sabereletronica.com.br/artigos-2/946-conhea-o-pllhttp://www.sabereletronica.com.br/artigos-2/946-conhea-o-pll

  • 8/17/2019 PLL Ou Phase Locked Loop

    2/10

     

    este circuito temos um bloco 1!ue analisaremos melhor depois5, cu8a tens)o de sa0da depende dadi'eren"a de 'ase entre dois sinais de mesma 're!u(ncia aplicados ; sua entrada. +sta tens)o

    'iltrada por um 'iltro passa-bai% 1=oltage >ontrolled %scillator5.

    +ste circuito gera um sinal cu8a 're!u(ncia pode ser deslocada dentro de uma 'ai% e 'icar& num alor central. e aplicarmos na entrada deste circuito um sinal de 're!u(ncia ',

    o detector de 'ase entrar& em a")o e comparar& a 're!u(ncia deste sinal com a 're!u(ncia do =>%

    !ue aplicada ; entrada.

    upondo !ue os sinais tenham 're!u(ncias di'erentes, o detector de 'ase ai gerar um sinal !ue a

    di'eren"a das 're!u(ncias 1' - 'o5 o !ual ser& aplicado ao 'iltro. % resultado !ue, como esta

    're!u(ncia relatiamente bai

  • 8/17/2019 PLL Ou Phase Locked Loop

    3/10

     

    *ual!uer altera")o na 're!u(ncia do sinal de entrada !ue aconte"a, ir& gerar um noo sinal

    di'eren"a na sa0da do detector de 'ase e uma mudan"a de tens)o na sa0da do 'iltro !ue lear& o =>%

    a ?procurar@ a noa 're!u(ncia a teoria, um circuito como este seria bastante simples de

    implementar, mas proaelmente n)o teria um desempenho con'orme o esperado deido a diersos

    'atores !ue deem ser leados em considera")o. ssim sendo, para implementa")o de um PLL real,

    precisamos ir alm analisando alguns pontos importantes de seu 'uncionamento.

    Faixa de captura 

    o tomarmos como e%. Bsso signi'ica !ue e% opera e o circuito pode atuar,

    traando. +sta 'ai

  • 8/17/2019 PLL Ou Phase Locked Loop

    4/10

     

    etectores de fase 

    +ncontramos dois tipos di'erentes de detectores de 'ase nos PLLs comuns. +stes detectores

    s)o chamados de tipo B e tipo BB.

    a! etector de fase tipo " 

    % detector de 'ase do tipo B consiste em um multiplicador de !uatro !uadrantes. Para entender

    melhor como 'unciona este tipo de circuito, amos imaginar !ue na sua entrada se8am aplicados

    dois sinais digitais de mesma 're!u(ncia mas com uma certa di'eren"a de 'ase, con'orme amos

    e

  • 8/17/2019 PLL Ou Phase Locked Loop

    5/10

    Bmaginemos !ue estes sinais se8am aplicados a uma porta %u +

  • 8/17/2019 PLL Ou Phase Locked Loop

    6/10

     

    *uando o sinal de entrada tem uma transi")o negatia, 'a com !ue a chae se8a leada para a

    posi")o de n0el lgico A 1para cima5, a n)o ser !ue ela 8& este8a nesta posi")o. a mesma 'orma,

    uma transi")o negatia do sinal do =>% 'a com !ue a chae passe para a posi")o de n0el lgico

    1para bai

  • 8/17/2019 PLL Ou Phase Locked Loop

    7/10

     

    Fi'tro passa(baixas 

    % 'iltro passa-bai

  • 8/17/2019 PLL Ou Phase Locked Loop

    8/10

    ,sa-do PLLs 

    s propriedades do circuito !ue analisamos serem para uma in'inidade de aplica"#es

    pr&ticas !ue enolem a necessidade de se reconhecer um sinal de determinada 're!u(ncia como

    ponto de partida para a aplica")o. =amos analisar algumas dessas aplica"#es:

    a! .ege-eração de si-ais 

    +

  • 8/17/2019 PLL Ou Phase Locked Loop

    9/10

    b! e+odu'ação de F0 

    +is uma 'un")o bastante interessante !ue pode ser implementada utiliando-se um PLL. +ste

    tipo de aplica")o para os PLLs, em especial, encontrada em circuitos de comunica"#es por!ue

    eles s)o muito mais lineares do !ue os detectores de rela")o ou de !uadratura. o entanto, o circuito

    tambm um pouco mais caro pela necessidade de se ter um =>% linear e tambm capa de operar

    em 're!u(ncias muito mais altas. este tipo de aplica")o, o =>% ligado de tal 'orma !ue sua're!u(ncia central se8a a mesma !ue a 're!u(ncia intermedi&ria usada no receptor com o !ual ele

    opera. 'ai

  • 8/17/2019 PLL Ou Phase Locked Loop

    10/10

     

    % sinal de um ampli'icador de &udio modula em 're!u(ncia um oscilador de alta 're!u(ncia +stesinal modulado em 're!u(ncia aplicado ; rede de energia, sendo separado por um 'iltro passa altas

    na entrada do receptor remoto. +ste sinal aplicado ao PLL !ue, ent)o, o demodula para

    ampli'ica")o por um ampli'icador de &udio. +ste o princ0pio de 'uncionamento de muitos

    intercomunicadores de escritrio e bab&s eletr$nicas.

    o-c'usão 

    PLLs s)o usados em uma in'inidade de aplica"#es e o !ue demos 'oi uma simples descri")o

    do seu princ0pio de 'uncionamento e algumas aplica"#es em circuitos pr&ticos. +