ch4_2004V1

download ch4_2004V1

of 29

Transcript of ch4_2004V1

  • 7/23/2019 ch4_2004V1

    1/29

    1

    Introduction AuxIntroduction Aux

    Circuits SquentielsCircuits SquentielsIUP1/Licence2IUP1/Licence2

    Smail NIARSmail NIARsmail.niar@uni!alenciennes."rsmail.niar@uni!alenciennes."r

    mailto:[email protected]:[email protected]:[email protected]
  • 7/23/2019 ch4_2004V1

    2/29

    2

    Plan du C#a$itre1. Introduction2. %"inition d&une 'ascule

    (. Prsentation de quelques 'ascules )RS* %*+,-. A$$lications

    1. Les re0istres )errous* 'u""ers-

    2. Les re0istres dcala0e(. Les com$teurs modulo n

  • 7/23/2019 ch4_2004V1

    3/29

    3

    1 %"initions

    3 Ra$$el /4 %ans Circuit com'inatoire/ la aleur des sorties Std$endent de

    la aleur des entres )5i-St6 ")57* 51* 528- sans mmoire

    3 Un circuit squentiel : facult de mmorisation3 La aleur des sorties l&instant t d$endent de la aleur

    des entres et de la aleur des sorties l&instant tSt6 ")57* 51* 528* St!1-

  • 7/23/2019 ch4_2004V1

    4/29

    4

    5tats Sta'les3 Les circuits squentiels de 'ase sont les'ascules )"li$!"lo$s-

    3 Une 'ascule a deux tats sta'les)'ista'les-

    3 Les 'ascules ca$a'les de conserer l&tatde leur sortie m9me si la com'inaison des

    si0naux d&entre a:ant $rooqu cet tatde sortie dis$ara;t.

  • 7/23/2019 ch4_2004V1

    5/29

    5

    5xem$le de circuit

    squentiel

  • 7/23/2019 ch4_2004V1

    6/29

    6

    =orlo0e )Cloc>-3 =orlo0e com$osant $assant ind"inimentet r0uli?rement d&un nieau #aut unnieau 'as )succession de 1 et de 7-*c#aque transition s&a$$elle un to$.

    Priode

    rquence 6 nom're de c#an0ement $ar seconde en #ert )=-rquence 6 1/$riodeUne #orlo0e de 1 #ert a une $riode de 1 seconde888888888881 me0a#ert88888888..1 millisec

    888888888881 0i0a=88888888888..1 nanoSec

    7 1 2

  • 7/23/2019 ch4_2004V1

    7/29

    7

    2

  • 7/23/2019 ch4_2004V1

    8/29

    8

    Lo0ique squentielle0

    Principe

    1

    1

    0

    tat initial

    0

    1

    1

    0

    0 1

    Mmorisation

    E1

    E2

    S1

    S2

    Ra$$el sur le Nand7 NAN% B 6 11 NAN% B 6 Non B

  • 7/23/2019 ch4_2004V1

    9/29

    9

    Lo0ique squentiellePrincipe1

    0

    1

    tat initial

    1

    0

    0

    1

    0 1

    Mmorisation

    E1

    E2

    S1

    S2

    Ra$$el sur le NR7 NAN% B 6 11 NAN% B 6 Non B

    1 0

  • 7/23/2019 ch4_2004V1

    10/29

    10

    Lo0ique squentielle0

    0

    1

    1

    E1

    E2

    S1

    S2

    E101

    10

    E210

    10

    S110

    S201

    mm.

    Table de vrit

    Interdit

  • 7/23/2019 ch4_2004V1

    11/29

    11

    Lo0ique squentielle

    1

    0->1

    20->1

    1

    1

    E1

    E2

    S1

    S2

    E101

    10

    E210

    10

    S110

    S201

    mm.

    Table de vrit

    Interdit

    1

    7

  • 7/23/2019 ch4_2004V1

    12/29

    12

    Lo0ique squentielle

    10

    20

    1

    1

    E1

    E2

    S1

    S2

    E101

    10

    E210

    10

    S110

    S201

    mm.

    Table de vrit

    Interdit

    1

    1

    7

    1

  • 7/23/2019 ch4_2004V1

    13/29

    13

    Dem$s de r$onse des

    $ortes lo0iques3 L&instant s$arant l&instant ou lesdonnes sont a$$liques de l&instant

    ou les sorties sont $ositionnes n&est$as nul.

    Dem$s de r$onse

    A